MD652D是個快速路12五位數模轉化成器(DAC),集就成了48:12(12緩沖區4:1)設置多路重復使用技術器。轉化成器可在自由高達4.5 Gsps的抽樣率下上班。數字9的數據報告文件設置是可能含有片上100歐姆用戶功率電阻的LVD。在48對差高考分的數據報告文件設置被多路重復使用技術到4倍的快速后,1二個快速路的數據報告文件位被鎖存并商品編號以驅使DAC的所在的級。要使出現問題的能量轉換最低化并滿足高線形度,DAC選用4位各段8位R-2R形式。相容的所在的可與50Ω的所在的反面用戶。展示 乖以4鬧鐘的LVDS的所在的和抽樣相位的選擇(SEL1和SEL2),以減化相于設置的數據報告文件的抽樣相位的緊貼。還展示 了乖以8鬧鐘的LVDS的所在的。MD652D應該用過程需要同部若干體統的所在的。
中文版
DACADC心片